应用与设计

BelaSigna 300:设计灵活性

详情介绍

BelaSigna 300:设计灵活性

优化的开放平台,提高设计灵活性

BelaSigna 300的CFX/HEAR双核架构包含24位公开可编程DSP内核及高度可配置的加速器信号处理引擎,提供无与伦比的灵活性。BelaSigna 300提供通用DSP的灵活性,而功率消耗及尺寸仅相当于固定功能ASIC。

这双核架构支持提供更加均衡的工作负荷,优化处理效率,并将处理器时钟速度和功率消耗降到最低。

HEAR可配置加速器引擎

这高度灵活的加速器引擎与CFX内核并行工作,高效地执行一般信号处理任务,包括低延迟、高保真度分析及均衡或非均衡频段的合成滤波器组。

CFX DSP内核

这完全可编程的24位双MAC数字信号处理器内核经过了优化,掌控BelaSigna 300系统,因为它同时运行先进的计算密集型算法,如回声消除、自适应噪声消减及语音增强。

输入

BelaSigna 300的四路独立音频输入支持在车载免提套件等应用中使用更先进的音频处理算法。四路输入源可以同时用于多个麦克风或直接音频输入。多个接口提供了无缝连接至其它系统及典型人机界面(HMI)设备的灵活性。

SoC Single Die 130nm